blob: ec41657d2f248f1667f73fb4c9cc3c8241df0cc2 [file] [log] [blame]
; NOTE: Assertions have been autogenerated by utils/update_llc_test_checks.py UTC_ARGS: --version 2
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse2 | FileCheck %s --check-prefixes=ALL,SSE,SSE2
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+sse4.1 | FileCheck %s --check-prefixes=ALL,SSE,SSE41
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx | FileCheck %s --check-prefixes=ALL,AVX
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx2 | FileCheck %s --check-prefixes=ALL,AVX
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw | FileCheck %s --check-prefixes=ALL,AVX512,AVX512BW
; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mattr=+avx512f,+avx512bw,+avx512vl | FileCheck %s --check-prefixes=ALL,AVX512,AVX512VL
;
; vXf32
;
define float @test_v1f32(<1 x float> %a0) {
; ALL-LABEL: test_v1f32:
; ALL: # %bb.0:
; ALL-NEXT: retq
%1 = call float @llvm.vector.reduce.fmaximum.v1f32(<1 x float> %a0)
ret float %1
}
define float @test_v2f32(<2 x float> %a0) {
; SSE2-LABEL: test_v2f32:
; SSE2: # %bb.0:
; SSE2-NEXT: movaps %xmm0, %xmm2
; SSE2-NEXT: shufps {{.*#+}} xmm2 = xmm2[1,1],xmm0[1,1]
; SSE2-NEXT: movd %xmm0, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movaps %xmm0, %xmm3
; SSE2-NEXT: js .LBB1_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movaps %xmm2, %xmm3
; SSE2-NEXT: .LBB1_2:
; SSE2-NEXT: movaps %xmm3, %xmm1
; SSE2-NEXT: cmpunordss %xmm3, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm4
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: js .LBB1_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movaps %xmm0, %xmm2
; SSE2-NEXT: .LBB1_4:
; SSE2-NEXT: maxss %xmm2, %xmm3
; SSE2-NEXT: andnps %xmm3, %xmm1
; SSE2-NEXT: orps %xmm4, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v2f32:
; SSE41: # %bb.0:
; SSE41-NEXT: movshdup {{.*#+}} xmm2 = xmm0[1,1,3,3]
; SSE41-NEXT: movd %xmm0, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm0, %xmm3
; SSE41-NEXT: js .LBB1_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: .LBB1_2:
; SSE41-NEXT: movaps %xmm3, %xmm1
; SSE41-NEXT: cmpunordss %xmm3, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm4
; SSE41-NEXT: andps %xmm3, %xmm4
; SSE41-NEXT: js .LBB1_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movaps %xmm0, %xmm2
; SSE41-NEXT: .LBB1_4:
; SSE41-NEXT: maxss %xmm2, %xmm3
; SSE41-NEXT: andnps %xmm3, %xmm1
; SSE41-NEXT: orps %xmm4, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v2f32:
; AVX: # %bb.0:
; AVX-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX-NEXT: vmovd %xmm0, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB1_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: jmp .LBB1_3
; AVX-NEXT: .LBB1_1:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: vmovaps %xmm0, %xmm1
; AVX-NEXT: .LBB1_3:
; AVX-NEXT: vmaxss %xmm2, %xmm1, %xmm0
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT: retq
;
; AVX512-LABEL: test_v2f32:
; AVX512: # %bb.0:
; AVX512-NEXT: vmovd %xmm0, %eax
; AVX512-NEXT: testl %eax, %eax
; AVX512-NEXT: sets %al
; AVX512-NEXT: kmovd %eax, %k1
; AVX512-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX512-NEXT: vmovaps %xmm0, %xmm2
; AVX512-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512-NEXT: vmaxss %xmm2, %xmm1, %xmm0
; AVX512-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512-NEXT: retq
%1 = call float @llvm.vector.reduce.fmaximum.v2f32(<2 x float> %a0)
ret float %1
}
define float @test_v4f32(<4 x float> %a0) {
; SSE2-LABEL: test_v4f32:
; SSE2: # %bb.0:
; SSE2-NEXT: movaps %xmm0, %xmm3
; SSE2-NEXT: shufps {{.*#+}} xmm3 = xmm3[1,1],xmm0[1,1]
; SSE2-NEXT: movd %xmm0, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movaps %xmm0, %xmm4
; SSE2-NEXT: js .LBB2_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movaps %xmm3, %xmm4
; SSE2-NEXT: .LBB2_2:
; SSE2-NEXT: movaps %xmm0, %xmm1
; SSE2-NEXT: unpckhpd {{.*#+}} xmm1 = xmm1[1],xmm0[1]
; SSE2-NEXT: movaps %xmm4, %xmm2
; SSE2-NEXT: cmpunordss %xmm4, %xmm2
; SSE2-NEXT: movaps %xmm2, %xmm5
; SSE2-NEXT: andps %xmm4, %xmm5
; SSE2-NEXT: js .LBB2_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movaps %xmm0, %xmm3
; SSE2-NEXT: .LBB2_4:
; SSE2-NEXT: maxss %xmm3, %xmm4
; SSE2-NEXT: andnps %xmm4, %xmm2
; SSE2-NEXT: orps %xmm5, %xmm2
; SSE2-NEXT: movd %xmm2, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movaps %xmm2, %xmm4
; SSE2-NEXT: js .LBB2_6
; SSE2-NEXT: # %bb.5:
; SSE2-NEXT: movaps %xmm1, %xmm4
; SSE2-NEXT: .LBB2_6:
; SSE2-NEXT: shufps {{.*#+}} xmm0 = xmm0[3,3,3,3]
; SSE2-NEXT: movaps %xmm4, %xmm3
; SSE2-NEXT: cmpunordss %xmm4, %xmm3
; SSE2-NEXT: movaps %xmm3, %xmm5
; SSE2-NEXT: andps %xmm4, %xmm5
; SSE2-NEXT: js .LBB2_8
; SSE2-NEXT: # %bb.7:
; SSE2-NEXT: movaps %xmm2, %xmm1
; SSE2-NEXT: .LBB2_8:
; SSE2-NEXT: maxss %xmm1, %xmm4
; SSE2-NEXT: andnps %xmm4, %xmm3
; SSE2-NEXT: orps %xmm5, %xmm3
; SSE2-NEXT: movd %xmm3, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movaps %xmm3, %xmm2
; SSE2-NEXT: js .LBB2_10
; SSE2-NEXT: # %bb.9:
; SSE2-NEXT: movaps %xmm0, %xmm2
; SSE2-NEXT: .LBB2_10:
; SSE2-NEXT: movaps %xmm2, %xmm1
; SSE2-NEXT: cmpunordss %xmm2, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm4
; SSE2-NEXT: andps %xmm2, %xmm4
; SSE2-NEXT: js .LBB2_12
; SSE2-NEXT: # %bb.11:
; SSE2-NEXT: movaps %xmm3, %xmm0
; SSE2-NEXT: .LBB2_12:
; SSE2-NEXT: maxss %xmm0, %xmm2
; SSE2-NEXT: andnps %xmm2, %xmm1
; SSE2-NEXT: orps %xmm4, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v4f32:
; SSE41: # %bb.0:
; SSE41-NEXT: movshdup {{.*#+}} xmm3 = xmm0[1,1,3,3]
; SSE41-NEXT: movd %xmm0, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: js .LBB2_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movaps %xmm3, %xmm4
; SSE41-NEXT: .LBB2_2:
; SSE41-NEXT: movaps %xmm0, %xmm1
; SSE41-NEXT: unpckhpd {{.*#+}} xmm1 = xmm1[1],xmm0[1]
; SSE41-NEXT: movaps %xmm4, %xmm2
; SSE41-NEXT: cmpunordss %xmm4, %xmm2
; SSE41-NEXT: movaps %xmm2, %xmm5
; SSE41-NEXT: andps %xmm4, %xmm5
; SSE41-NEXT: js .LBB2_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movaps %xmm0, %xmm3
; SSE41-NEXT: .LBB2_4:
; SSE41-NEXT: maxss %xmm3, %xmm4
; SSE41-NEXT: andnps %xmm4, %xmm2
; SSE41-NEXT: orps %xmm5, %xmm2
; SSE41-NEXT: movd %xmm2, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm2, %xmm4
; SSE41-NEXT: js .LBB2_6
; SSE41-NEXT: # %bb.5:
; SSE41-NEXT: movaps %xmm1, %xmm4
; SSE41-NEXT: .LBB2_6:
; SSE41-NEXT: shufps {{.*#+}} xmm0 = xmm0[3,3,3,3]
; SSE41-NEXT: movaps %xmm4, %xmm3
; SSE41-NEXT: cmpunordss %xmm4, %xmm3
; SSE41-NEXT: movaps %xmm3, %xmm5
; SSE41-NEXT: andps %xmm4, %xmm5
; SSE41-NEXT: js .LBB2_8
; SSE41-NEXT: # %bb.7:
; SSE41-NEXT: movaps %xmm2, %xmm1
; SSE41-NEXT: .LBB2_8:
; SSE41-NEXT: maxss %xmm1, %xmm4
; SSE41-NEXT: andnps %xmm4, %xmm3
; SSE41-NEXT: orps %xmm5, %xmm3
; SSE41-NEXT: movd %xmm3, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm3, %xmm2
; SSE41-NEXT: js .LBB2_10
; SSE41-NEXT: # %bb.9:
; SSE41-NEXT: movaps %xmm0, %xmm2
; SSE41-NEXT: .LBB2_10:
; SSE41-NEXT: movaps %xmm2, %xmm1
; SSE41-NEXT: cmpunordss %xmm2, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm4
; SSE41-NEXT: andps %xmm2, %xmm4
; SSE41-NEXT: js .LBB2_12
; SSE41-NEXT: # %bb.11:
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: .LBB2_12:
; SSE41-NEXT: maxss %xmm0, %xmm2
; SSE41-NEXT: andnps %xmm2, %xmm1
; SSE41-NEXT: orps %xmm4, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v4f32:
; AVX: # %bb.0:
; AVX-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX-NEXT: vmovshdup {{.*#+}} xmm2 = xmm0[1,1,3,3]
; AVX-NEXT: vmovd %xmm0, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB2_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovaps %xmm0, %xmm3
; AVX-NEXT: jmp .LBB2_3
; AVX-NEXT: .LBB2_1:
; AVX-NEXT: vmovaps %xmm2, %xmm3
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: .LBB2_3:
; AVX-NEXT: vshufps {{.*#+}} xmm0 = xmm0[3,3,3,3]
; AVX-NEXT: vmaxss %xmm3, %xmm2, %xmm3
; AVX-NEXT: vcmpunordss %xmm2, %xmm2, %xmm4
; AVX-NEXT: vblendvps %xmm4, %xmm2, %xmm3, %xmm3
; AVX-NEXT: vmovd %xmm3, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB2_4
; AVX-NEXT: # %bb.5:
; AVX-NEXT: vmovaps %xmm3, %xmm2
; AVX-NEXT: jmp .LBB2_6
; AVX-NEXT: .LBB2_4:
; AVX-NEXT: vmovapd %xmm1, %xmm2
; AVX-NEXT: vmovaps %xmm3, %xmm1
; AVX-NEXT: .LBB2_6:
; AVX-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm3
; AVX-NEXT: vblendvps %xmm3, %xmm1, %xmm2, %xmm1
; AVX-NEXT: vmovd %xmm1, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB2_7
; AVX-NEXT: # %bb.8:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: jmp .LBB2_9
; AVX-NEXT: .LBB2_7:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: vmovaps %xmm1, %xmm0
; AVX-NEXT: .LBB2_9:
; AVX-NEXT: vmaxss %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordss %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: retq
;
; AVX512-LABEL: test_v4f32:
; AVX512: # %bb.0:
; AVX512-NEXT: vshufps {{.*#+}} xmm1 = xmm0[3,3,3,3]
; AVX512-NEXT: vshufpd {{.*#+}} xmm2 = xmm0[1,0]
; AVX512-NEXT: vmovshdup {{.*#+}} xmm3 = xmm0[1,1,3,3]
; AVX512-NEXT: vmovd %xmm0, %eax
; AVX512-NEXT: testl %eax, %eax
; AVX512-NEXT: sets %al
; AVX512-NEXT: kmovd %eax, %k1
; AVX512-NEXT: vmovaps %xmm0, %xmm4
; AVX512-NEXT: vmovss %xmm3, %xmm4, %xmm4 {%k1}
; AVX512-NEXT: vmovss %xmm0, %xmm3, %xmm3 {%k1}
; AVX512-NEXT: vmaxss %xmm4, %xmm3, %xmm0
; AVX512-NEXT: vcmpunordss %xmm3, %xmm3, %k1
; AVX512-NEXT: vmovss %xmm3, %xmm0, %xmm0 {%k1}
; AVX512-NEXT: vmovd %xmm0, %eax
; AVX512-NEXT: testl %eax, %eax
; AVX512-NEXT: sets %al
; AVX512-NEXT: kmovd %eax, %k1
; AVX512-NEXT: vmovaps %xmm0, %xmm3
; AVX512-NEXT: vmovss %xmm2, %xmm3, %xmm3 {%k1}
; AVX512-NEXT: vmovss %xmm0, %xmm2, %xmm2 {%k1}
; AVX512-NEXT: vmaxss %xmm3, %xmm2, %xmm0
; AVX512-NEXT: vcmpunordss %xmm2, %xmm2, %k1
; AVX512-NEXT: vmovss %xmm2, %xmm0, %xmm0 {%k1}
; AVX512-NEXT: vmovd %xmm0, %eax
; AVX512-NEXT: testl %eax, %eax
; AVX512-NEXT: sets %al
; AVX512-NEXT: kmovd %eax, %k1
; AVX512-NEXT: vmovaps %xmm0, %xmm2
; AVX512-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512-NEXT: vmaxss %xmm2, %xmm1, %xmm0
; AVX512-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512-NEXT: retq
%1 = call float @llvm.vector.reduce.fmaximum.v4f32(<4 x float> %a0)
ret float %1
}
define float @test_v8f32(<8 x float> %a0) {
; SSE2-LABEL: test_v8f32:
; SSE2: # %bb.0:
; SSE2-NEXT: pxor %xmm2, %xmm2
; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: pandn %xmm0, %xmm3
; SSE2-NEXT: movdqa %xmm2, %xmm4
; SSE2-NEXT: pandn %xmm1, %xmm4
; SSE2-NEXT: pand %xmm2, %xmm1
; SSE2-NEXT: por %xmm3, %xmm1
; SSE2-NEXT: pand %xmm0, %xmm2
; SSE2-NEXT: por %xmm4, %xmm2
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: maxps %xmm1, %xmm3
; SSE2-NEXT: movdqa %xmm2, %xmm0
; SSE2-NEXT: cmpunordps %xmm2, %xmm0
; SSE2-NEXT: andps %xmm0, %xmm2
; SSE2-NEXT: andnps %xmm3, %xmm0
; SSE2-NEXT: orps %xmm2, %xmm0
; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm0[1,1,1,1]
; SSE2-NEXT: movd %xmm0, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm0, %xmm3
; SSE2-NEXT: js .LBB3_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: .LBB3_2:
; SSE2-NEXT: movdqa %xmm3, %xmm1
; SSE2-NEXT: cmpunordss %xmm3, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm4
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: js .LBB3_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: .LBB3_4:
; SSE2-NEXT: maxss %xmm2, %xmm3
; SSE2-NEXT: andnps %xmm3, %xmm1
; SSE2-NEXT: orps %xmm4, %xmm1
; SSE2-NEXT: movd %xmm1, %eax
; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm0[2,3,2,3]
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm1, %xmm4
; SSE2-NEXT: js .LBB3_6
; SSE2-NEXT: # %bb.5:
; SSE2-NEXT: movdqa %xmm3, %xmm4
; SSE2-NEXT: .LBB3_6:
; SSE2-NEXT: movdqa %xmm4, %xmm2
; SSE2-NEXT: cmpunordss %xmm4, %xmm2
; SSE2-NEXT: movaps %xmm2, %xmm5
; SSE2-NEXT: andps %xmm4, %xmm5
; SSE2-NEXT: js .LBB3_8
; SSE2-NEXT: # %bb.7:
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: .LBB3_8:
; SSE2-NEXT: maxss %xmm3, %xmm4
; SSE2-NEXT: andnps %xmm4, %xmm2
; SSE2-NEXT: orps %xmm5, %xmm2
; SSE2-NEXT: movd %xmm2, %eax
; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[3,3,3,3]
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: js .LBB3_10
; SSE2-NEXT: # %bb.9:
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: .LBB3_10:
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: cmpunordss %xmm3, %xmm0
; SSE2-NEXT: movaps %xmm0, %xmm4
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: js .LBB3_12
; SSE2-NEXT: # %bb.11:
; SSE2-NEXT: movdqa %xmm2, %xmm1
; SSE2-NEXT: .LBB3_12:
; SSE2-NEXT: maxss %xmm1, %xmm3
; SSE2-NEXT: andnps %xmm3, %xmm0
; SSE2-NEXT: orps %xmm4, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v8f32:
; SSE41: # %bb.0:
; SSE41-NEXT: movaps %xmm0, %xmm3
; SSE41-NEXT: blendvps %xmm0, %xmm1, %xmm3
; SSE41-NEXT: blendvps %xmm0, %xmm0, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm2
; SSE41-NEXT: maxps %xmm3, %xmm2
; SSE41-NEXT: movaps %xmm1, %xmm0
; SSE41-NEXT: cmpunordps %xmm1, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm1, %xmm2
; SSE41-NEXT: movshdup {{.*#+}} xmm1 = xmm2[1,1,3,3]
; SSE41-NEXT: movd %xmm2, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: js .LBB3_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movaps %xmm1, %xmm3
; SSE41-NEXT: .LBB3_2:
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: cmpunordss %xmm3, %xmm0
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: andps %xmm3, %xmm4
; SSE41-NEXT: js .LBB3_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movaps %xmm2, %xmm1
; SSE41-NEXT: .LBB3_4:
; SSE41-NEXT: maxss %xmm1, %xmm3
; SSE41-NEXT: andnps %xmm3, %xmm0
; SSE41-NEXT: orps %xmm4, %xmm0
; SSE41-NEXT: movd %xmm0, %eax
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: unpckhpd {{.*#+}} xmm3 = xmm3[1],xmm2[1]
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: js .LBB3_6
; SSE41-NEXT: # %bb.5:
; SSE41-NEXT: movaps %xmm3, %xmm4
; SSE41-NEXT: .LBB3_6:
; SSE41-NEXT: movaps %xmm4, %xmm1
; SSE41-NEXT: cmpunordss %xmm4, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm5
; SSE41-NEXT: andps %xmm4, %xmm5
; SSE41-NEXT: js .LBB3_8
; SSE41-NEXT: # %bb.7:
; SSE41-NEXT: movaps %xmm0, %xmm3
; SSE41-NEXT: .LBB3_8:
; SSE41-NEXT: maxss %xmm3, %xmm4
; SSE41-NEXT: andnps %xmm4, %xmm1
; SSE41-NEXT: orps %xmm5, %xmm1
; SSE41-NEXT: movd %xmm1, %eax
; SSE41-NEXT: shufps {{.*#+}} xmm2 = xmm2[3,3,3,3]
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm1, %xmm3
; SSE41-NEXT: js .LBB3_10
; SSE41-NEXT: # %bb.9:
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: .LBB3_10:
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: cmpunordss %xmm3, %xmm0
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: andps %xmm3, %xmm4
; SSE41-NEXT: js .LBB3_12
; SSE41-NEXT: # %bb.11:
; SSE41-NEXT: movaps %xmm1, %xmm2
; SSE41-NEXT: .LBB3_12:
; SSE41-NEXT: maxss %xmm2, %xmm3
; SSE41-NEXT: andnps %xmm3, %xmm0
; SSE41-NEXT: orps %xmm4, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v8f32:
; AVX: # %bb.0:
; AVX-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX-NEXT: vblendvps %xmm0, %xmm1, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm0, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmaxps %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordps %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX-NEXT: vmovd %xmm0, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB3_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: jmp .LBB3_3
; AVX-NEXT: .LBB3_1:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: vmovaps %xmm0, %xmm1
; AVX-NEXT: .LBB3_3:
; AVX-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm3
; AVX-NEXT: vblendvps %xmm3, %xmm1, %xmm2, %xmm2
; AVX-NEXT: vmovd %xmm2, %eax
; AVX-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB3_4
; AVX-NEXT: # %bb.5:
; AVX-NEXT: vmovaps %xmm2, %xmm3
; AVX-NEXT: jmp .LBB3_6
; AVX-NEXT: .LBB3_4:
; AVX-NEXT: vmovapd %xmm1, %xmm3
; AVX-NEXT: vmovaps %xmm2, %xmm1
; AVX-NEXT: .LBB3_6:
; AVX-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm3
; AVX-NEXT: vblendvps %xmm3, %xmm1, %xmm2, %xmm1
; AVX-NEXT: vmovd %xmm1, %eax
; AVX-NEXT: vshufps {{.*#+}} xmm0 = xmm0[3,3,3,3]
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB3_7
; AVX-NEXT: # %bb.8:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: jmp .LBB3_9
; AVX-NEXT: .LBB3_7:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: vmovaps %xmm1, %xmm0
; AVX-NEXT: .LBB3_9:
; AVX-NEXT: vmaxss %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordss %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vzeroupper
; AVX-NEXT: retq
;
; AVX512BW-LABEL: test_v8f32:
; AVX512BW: # %bb.0:
; AVX512BW-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512BW-NEXT: vblendvps %xmm0, %xmm1, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvps %xmm0, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmaxps %xmm2, %xmm0, %xmm1
; AVX512BW-NEXT: vcmpunordps %xmm0, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX512BW-NEXT: vmovd %xmm0, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vmovaps %xmm0, %xmm2
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovd %xmm2, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512BW-NEXT: vmovaps %xmm2, %xmm3
; AVX512BW-NEXT: vmovss %xmm1, %xmm3, %xmm3 {%k1}
; AVX512BW-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovd %xmm2, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vshufps {{.*#+}} xmm1 = xmm0[3,3,3,3]
; AVX512BW-NEXT: vmovaps %xmm2, %xmm0
; AVX512BW-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vzeroupper
; AVX512BW-NEXT: retq
;
; AVX512VL-LABEL: test_v8f32:
; AVX512VL: # %bb.0:
; AVX512VL-NEXT: vpxor %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtd %xmm0, %xmm1, %k1
; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
; AVX512VL-NEXT: vblendmps %xmm1, %xmm0, %xmm2 {%k1}
; AVX512VL-NEXT: vmovaps %xmm0, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxps %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordps %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovaps %xmm1, %xmm0 {%k1}
; AVX512VL-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX512VL-NEXT: vmovd %xmm0, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vmovaps %xmm0, %xmm2
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovd %xmm2, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512VL-NEXT: vmovaps %xmm2, %xmm3
; AVX512VL-NEXT: vmovss %xmm1, %xmm3, %xmm3 {%k1}
; AVX512VL-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovd %xmm2, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vshufps {{.*#+}} xmm1 = xmm0[3,3,3,3]
; AVX512VL-NEXT: vmovaps %xmm2, %xmm0
; AVX512VL-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm0, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vzeroupper
; AVX512VL-NEXT: retq
%1 = call float @llvm.vector.reduce.fmaximum.v8f32(<8 x float> %a0)
ret float %1
}
define float @test_v16f32(<16 x float> %a0) {
; SSE2-LABEL: test_v16f32:
; SSE2: # %bb.0:
; SSE2-NEXT: pxor %xmm4, %xmm4
; SSE2-NEXT: pxor %xmm5, %xmm5
; SSE2-NEXT: pcmpgtd %xmm0, %xmm5
; SSE2-NEXT: movdqa %xmm5, %xmm6
; SSE2-NEXT: pandn %xmm0, %xmm6
; SSE2-NEXT: movdqa %xmm5, %xmm7
; SSE2-NEXT: pandn %xmm2, %xmm7
; SSE2-NEXT: pand %xmm5, %xmm2
; SSE2-NEXT: por %xmm6, %xmm2
; SSE2-NEXT: pand %xmm0, %xmm5
; SSE2-NEXT: por %xmm7, %xmm5
; SSE2-NEXT: movdqa %xmm5, %xmm6
; SSE2-NEXT: maxps %xmm2, %xmm6
; SSE2-NEXT: movdqa %xmm5, %xmm0
; SSE2-NEXT: cmpunordps %xmm5, %xmm0
; SSE2-NEXT: andps %xmm0, %xmm5
; SSE2-NEXT: andnps %xmm6, %xmm0
; SSE2-NEXT: orps %xmm5, %xmm0
; SSE2-NEXT: pxor %xmm2, %xmm2
; SSE2-NEXT: pcmpgtd %xmm0, %xmm2
; SSE2-NEXT: movdqa %xmm2, %xmm5
; SSE2-NEXT: pandn %xmm0, %xmm5
; SSE2-NEXT: pcmpgtd %xmm1, %xmm4
; SSE2-NEXT: movdqa %xmm4, %xmm6
; SSE2-NEXT: pandn %xmm1, %xmm6
; SSE2-NEXT: movdqa %xmm4, %xmm7
; SSE2-NEXT: pandn %xmm3, %xmm7
; SSE2-NEXT: pand %xmm4, %xmm3
; SSE2-NEXT: por %xmm6, %xmm3
; SSE2-NEXT: pand %xmm1, %xmm4
; SSE2-NEXT: por %xmm7, %xmm4
; SSE2-NEXT: movdqa %xmm4, %xmm1
; SSE2-NEXT: maxps %xmm3, %xmm1
; SSE2-NEXT: movdqa %xmm4, %xmm3
; SSE2-NEXT: cmpunordps %xmm4, %xmm3
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: andnps %xmm1, %xmm3
; SSE2-NEXT: orps %xmm4, %xmm3
; SSE2-NEXT: movdqa %xmm2, %xmm1
; SSE2-NEXT: pandn %xmm3, %xmm1
; SSE2-NEXT: pand %xmm2, %xmm3
; SSE2-NEXT: por %xmm5, %xmm3
; SSE2-NEXT: pand %xmm0, %xmm2
; SSE2-NEXT: por %xmm1, %xmm2
; SSE2-NEXT: movdqa %xmm2, %xmm1
; SSE2-NEXT: maxps %xmm3, %xmm1
; SSE2-NEXT: movdqa %xmm2, %xmm0
; SSE2-NEXT: cmpunordps %xmm2, %xmm0
; SSE2-NEXT: andps %xmm0, %xmm2
; SSE2-NEXT: andnps %xmm1, %xmm0
; SSE2-NEXT: orps %xmm2, %xmm0
; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm0[1,1,1,1]
; SSE2-NEXT: movd %xmm0, %eax
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm0, %xmm3
; SSE2-NEXT: js .LBB4_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: .LBB4_2:
; SSE2-NEXT: movdqa %xmm3, %xmm1
; SSE2-NEXT: cmpunordss %xmm3, %xmm1
; SSE2-NEXT: movaps %xmm1, %xmm4
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: js .LBB4_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: .LBB4_4:
; SSE2-NEXT: maxss %xmm2, %xmm3
; SSE2-NEXT: andnps %xmm3, %xmm1
; SSE2-NEXT: orps %xmm4, %xmm1
; SSE2-NEXT: movd %xmm1, %eax
; SSE2-NEXT: pshufd {{.*#+}} xmm3 = xmm0[2,3,2,3]
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm1, %xmm4
; SSE2-NEXT: js .LBB4_6
; SSE2-NEXT: # %bb.5:
; SSE2-NEXT: movdqa %xmm3, %xmm4
; SSE2-NEXT: .LBB4_6:
; SSE2-NEXT: movdqa %xmm4, %xmm2
; SSE2-NEXT: cmpunordss %xmm4, %xmm2
; SSE2-NEXT: movaps %xmm2, %xmm5
; SSE2-NEXT: andps %xmm4, %xmm5
; SSE2-NEXT: js .LBB4_8
; SSE2-NEXT: # %bb.7:
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: .LBB4_8:
; SSE2-NEXT: maxss %xmm3, %xmm4
; SSE2-NEXT: andnps %xmm4, %xmm2
; SSE2-NEXT: orps %xmm5, %xmm2
; SSE2-NEXT: movd %xmm2, %eax
; SSE2-NEXT: pshufd {{.*#+}} xmm1 = xmm0[3,3,3,3]
; SSE2-NEXT: testl %eax, %eax
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: js .LBB4_10
; SSE2-NEXT: # %bb.9:
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: .LBB4_10:
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: cmpunordss %xmm3, %xmm0
; SSE2-NEXT: movaps %xmm0, %xmm4
; SSE2-NEXT: andps %xmm3, %xmm4
; SSE2-NEXT: js .LBB4_12
; SSE2-NEXT: # %bb.11:
; SSE2-NEXT: movdqa %xmm2, %xmm1
; SSE2-NEXT: .LBB4_12:
; SSE2-NEXT: maxss %xmm1, %xmm3
; SSE2-NEXT: andnps %xmm3, %xmm0
; SSE2-NEXT: orps %xmm4, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v16f32:
; SSE41: # %bb.0:
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: movaps %xmm1, %xmm6
; SSE41-NEXT: movaps %xmm1, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm3, %xmm6
; SSE41-NEXT: blendvps %xmm0, %xmm1, %xmm3
; SSE41-NEXT: movaps %xmm3, %xmm5
; SSE41-NEXT: maxps %xmm6, %xmm5
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: cmpunordps %xmm3, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm3, %xmm5
; SSE41-NEXT: movaps %xmm4, %xmm3
; SSE41-NEXT: movaps %xmm4, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm2, %xmm3
; SSE41-NEXT: blendvps %xmm0, %xmm4, %xmm2
; SSE41-NEXT: movaps %xmm2, %xmm1
; SSE41-NEXT: maxps %xmm3, %xmm1
; SSE41-NEXT: movaps %xmm2, %xmm0
; SSE41-NEXT: cmpunordps %xmm2, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm2, %xmm1
; SSE41-NEXT: movaps %xmm1, %xmm2
; SSE41-NEXT: movaps %xmm1, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm5, %xmm2
; SSE41-NEXT: blendvps %xmm0, %xmm1, %xmm5
; SSE41-NEXT: movaps %xmm5, %xmm1
; SSE41-NEXT: maxps %xmm2, %xmm1
; SSE41-NEXT: movaps %xmm5, %xmm0
; SSE41-NEXT: cmpunordps %xmm5, %xmm0
; SSE41-NEXT: blendvps %xmm0, %xmm5, %xmm1
; SSE41-NEXT: movshdup {{.*#+}} xmm2 = xmm1[1,1,3,3]
; SSE41-NEXT: movd %xmm1, %eax
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm1, %xmm3
; SSE41-NEXT: js .LBB4_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: .LBB4_2:
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: cmpunordss %xmm3, %xmm0
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: andps %xmm3, %xmm4
; SSE41-NEXT: js .LBB4_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movaps %xmm1, %xmm2
; SSE41-NEXT: .LBB4_4:
; SSE41-NEXT: maxss %xmm2, %xmm3
; SSE41-NEXT: andnps %xmm3, %xmm0
; SSE41-NEXT: orps %xmm4, %xmm0
; SSE41-NEXT: movd %xmm0, %eax
; SSE41-NEXT: movaps %xmm1, %xmm3
; SSE41-NEXT: unpckhpd {{.*#+}} xmm3 = xmm3[1],xmm1[1]
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: js .LBB4_6
; SSE41-NEXT: # %bb.5:
; SSE41-NEXT: movaps %xmm3, %xmm4
; SSE41-NEXT: .LBB4_6:
; SSE41-NEXT: movaps %xmm4, %xmm2
; SSE41-NEXT: cmpunordss %xmm4, %xmm2
; SSE41-NEXT: movaps %xmm2, %xmm5
; SSE41-NEXT: andps %xmm4, %xmm5
; SSE41-NEXT: js .LBB4_8
; SSE41-NEXT: # %bb.7:
; SSE41-NEXT: movaps %xmm0, %xmm3
; SSE41-NEXT: .LBB4_8:
; SSE41-NEXT: maxss %xmm3, %xmm4
; SSE41-NEXT: andnps %xmm4, %xmm2
; SSE41-NEXT: orps %xmm5, %xmm2
; SSE41-NEXT: movd %xmm2, %eax
; SSE41-NEXT: shufps {{.*#+}} xmm1 = xmm1[3,3,3,3]
; SSE41-NEXT: testl %eax, %eax
; SSE41-NEXT: movaps %xmm2, %xmm3
; SSE41-NEXT: js .LBB4_10
; SSE41-NEXT: # %bb.9:
; SSE41-NEXT: movaps %xmm1, %xmm3
; SSE41-NEXT: .LBB4_10:
; SSE41-NEXT: movaps %xmm3, %xmm0
; SSE41-NEXT: cmpunordss %xmm3, %xmm0
; SSE41-NEXT: movaps %xmm0, %xmm4
; SSE41-NEXT: andps %xmm3, %xmm4
; SSE41-NEXT: js .LBB4_12
; SSE41-NEXT: # %bb.11:
; SSE41-NEXT: movaps %xmm2, %xmm1
; SSE41-NEXT: .LBB4_12:
; SSE41-NEXT: maxss %xmm1, %xmm3
; SSE41-NEXT: andnps %xmm3, %xmm0
; SSE41-NEXT: orps %xmm4, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v16f32:
; AVX: # %bb.0:
; AVX-NEXT: vblendvps %ymm0, %ymm1, %ymm0, %ymm2
; AVX-NEXT: vblendvps %ymm0, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vmaxps %ymm2, %ymm0, %ymm1
; AVX-NEXT: vcmpunordps %ymm0, %ymm0, %ymm2
; AVX-NEXT: vblendvps %ymm2, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX-NEXT: vblendvps %xmm0, %xmm1, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm0, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmaxps %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordps %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX-NEXT: vmovd %xmm0, %eax
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB4_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: jmp .LBB4_3
; AVX-NEXT: .LBB4_1:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: vmovaps %xmm0, %xmm1
; AVX-NEXT: .LBB4_3:
; AVX-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm3
; AVX-NEXT: vblendvps %xmm3, %xmm1, %xmm2, %xmm2
; AVX-NEXT: vmovd %xmm2, %eax
; AVX-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB4_4
; AVX-NEXT: # %bb.5:
; AVX-NEXT: vmovaps %xmm2, %xmm3
; AVX-NEXT: jmp .LBB4_6
; AVX-NEXT: .LBB4_4:
; AVX-NEXT: vmovapd %xmm1, %xmm3
; AVX-NEXT: vmovaps %xmm2, %xmm1
; AVX-NEXT: .LBB4_6:
; AVX-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX-NEXT: vcmpunordss %xmm1, %xmm1, %xmm3
; AVX-NEXT: vblendvps %xmm3, %xmm1, %xmm2, %xmm1
; AVX-NEXT: vmovd %xmm1, %eax
; AVX-NEXT: vshufps {{.*#+}} xmm0 = xmm0[3,3,3,3]
; AVX-NEXT: testl %eax, %eax
; AVX-NEXT: js .LBB4_7
; AVX-NEXT: # %bb.8:
; AVX-NEXT: vmovaps %xmm1, %xmm2
; AVX-NEXT: jmp .LBB4_9
; AVX-NEXT: .LBB4_7:
; AVX-NEXT: vmovaps %xmm0, %xmm2
; AVX-NEXT: vmovaps %xmm1, %xmm0
; AVX-NEXT: .LBB4_9:
; AVX-NEXT: vmaxss %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordss %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vzeroupper
; AVX-NEXT: retq
;
; AVX512BW-LABEL: test_v16f32:
; AVX512BW: # %bb.0:
; AVX512BW-NEXT: vextractf64x4 $1, %zmm0, %ymm1
; AVX512BW-NEXT: vblendvps %ymm0, %ymm1, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvps %ymm0, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vmaxps %ymm2, %ymm0, %ymm1
; AVX512BW-NEXT: vcmpunordps %ymm0, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvps %ymm2, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512BW-NEXT: vblendvps %xmm0, %xmm1, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvps %xmm0, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmaxps %xmm2, %xmm0, %xmm1
; AVX512BW-NEXT: vcmpunordps %xmm0, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvps %xmm2, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX512BW-NEXT: vmovd %xmm0, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vmovaps %xmm0, %xmm2
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovd %xmm2, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512BW-NEXT: vmovaps %xmm2, %xmm3
; AVX512BW-NEXT: vmovss %xmm1, %xmm3, %xmm3 {%k1}
; AVX512BW-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovd %xmm2, %eax
; AVX512BW-NEXT: testl %eax, %eax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vshufps {{.*#+}} xmm1 = xmm0[3,3,3,3]
; AVX512BW-NEXT: vmovaps %xmm2, %xmm0
; AVX512BW-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxss %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vzeroupper
; AVX512BW-NEXT: retq
;
; AVX512VL-LABEL: test_v16f32:
; AVX512VL: # %bb.0:
; AVX512VL-NEXT: vpxor %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtd %ymm0, %ymm1, %k1
; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
; AVX512VL-NEXT: vblendmps %ymm1, %ymm0, %ymm2 {%k1}
; AVX512VL-NEXT: vmovaps %ymm0, %ymm1 {%k1}
; AVX512VL-NEXT: vmaxps %ymm2, %ymm1, %ymm0
; AVX512VL-NEXT: vcmpunordps %ymm1, %ymm1, %k1
; AVX512VL-NEXT: vmovaps %ymm1, %ymm0 {%k1}
; AVX512VL-NEXT: vxorps %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtd %xmm0, %xmm1, %k1
; AVX512VL-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512VL-NEXT: vblendmps %xmm1, %xmm0, %xmm2 {%k1}
; AVX512VL-NEXT: vmovaps %xmm0, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxps %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordps %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovaps %xmm1, %xmm0 {%k1}
; AVX512VL-NEXT: vmovshdup {{.*#+}} xmm1 = xmm0[1,1,3,3]
; AVX512VL-NEXT: vmovd %xmm0, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vmovaps %xmm0, %xmm2
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovss %xmm0, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm2, %xmm1, %xmm2
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovd %xmm2, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512VL-NEXT: vmovaps %xmm2, %xmm3
; AVX512VL-NEXT: vmovss %xmm1, %xmm3, %xmm3 {%k1}
; AVX512VL-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm3, %xmm1, %xmm2
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovd %xmm2, %eax
; AVX512VL-NEXT: testl %eax, %eax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vshufps {{.*#+}} xmm1 = xmm0[3,3,3,3]
; AVX512VL-NEXT: vmovaps %xmm2, %xmm0
; AVX512VL-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vmovss %xmm2, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxss %xmm0, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordss %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovss %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vzeroupper
; AVX512VL-NEXT: retq
%1 = call float @llvm.vector.reduce.fmaximum.v16f32(<16 x float> %a0)
ret float %1
}
;
; vXf64
;
define double @test_v2f64(<2 x double> %a0) {
; SSE-LABEL: test_v2f64:
; SSE: # %bb.0:
; SSE-NEXT: movdqa %xmm0, %xmm2
; SSE-NEXT: punpckhqdq {{.*#+}} xmm2 = xmm2[1],xmm0[1]
; SSE-NEXT: movq %xmm0, %rax
; SSE-NEXT: testq %rax, %rax
; SSE-NEXT: movdqa %xmm0, %xmm3
; SSE-NEXT: js .LBB5_2
; SSE-NEXT: # %bb.1:
; SSE-NEXT: movdqa %xmm2, %xmm3
; SSE-NEXT: .LBB5_2:
; SSE-NEXT: movdqa %xmm3, %xmm1
; SSE-NEXT: cmpunordsd %xmm3, %xmm1
; SSE-NEXT: movapd %xmm1, %xmm4
; SSE-NEXT: andpd %xmm3, %xmm4
; SSE-NEXT: js .LBB5_4
; SSE-NEXT: # %bb.3:
; SSE-NEXT: movdqa %xmm0, %xmm2
; SSE-NEXT: .LBB5_4:
; SSE-NEXT: maxsd %xmm2, %xmm3
; SSE-NEXT: andnpd %xmm3, %xmm1
; SSE-NEXT: orpd %xmm4, %xmm1
; SSE-NEXT: movapd %xmm1, %xmm0
; SSE-NEXT: retq
;
; AVX-LABEL: test_v2f64:
; AVX: # %bb.0:
; AVX-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX-NEXT: vmovq %xmm0, %rax
; AVX-NEXT: testq %rax, %rax
; AVX-NEXT: js .LBB5_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovapd %xmm0, %xmm2
; AVX-NEXT: jmp .LBB5_3
; AVX-NEXT: .LBB5_1:
; AVX-NEXT: vmovapd %xmm1, %xmm2
; AVX-NEXT: vmovapd %xmm0, %xmm1
; AVX-NEXT: .LBB5_3:
; AVX-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX-NEXT: vcmpunordsd %xmm1, %xmm1, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm1, %xmm0, %xmm0
; AVX-NEXT: retq
;
; AVX512-LABEL: test_v2f64:
; AVX512: # %bb.0:
; AVX512-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512-NEXT: vmovq %xmm0, %rax
; AVX512-NEXT: testq %rax, %rax
; AVX512-NEXT: sets %al
; AVX512-NEXT: kmovd %eax, %k1
; AVX512-NEXT: vmovapd %xmm0, %xmm2
; AVX512-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512-NEXT: retq
%1 = call double @llvm.vector.reduce.fmaximum.v2f64(<2 x double> %a0)
ret double %1
}
define double @test_v4f64(<4 x double> %a0) {
; SSE2-LABEL: test_v4f64:
; SSE2: # %bb.0:
; SSE2-NEXT: movaps %xmm0, %xmm2
; SSE2-NEXT: shufps {{.*#+}} xmm2 = xmm2[1,1],xmm0[3,3]
; SSE2-NEXT: pxor %xmm3, %xmm3
; SSE2-NEXT: pcmpgtd %xmm2, %xmm3
; SSE2-NEXT: movdqa %xmm3, %xmm2
; SSE2-NEXT: pandn %xmm0, %xmm2
; SSE2-NEXT: movdqa %xmm3, %xmm4
; SSE2-NEXT: pandn %xmm1, %xmm4
; SSE2-NEXT: pand %xmm3, %xmm1
; SSE2-NEXT: por %xmm2, %xmm1
; SSE2-NEXT: pand %xmm0, %xmm3
; SSE2-NEXT: por %xmm4, %xmm3
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: maxpd %xmm1, %xmm0
; SSE2-NEXT: movdqa %xmm3, %xmm1
; SSE2-NEXT: cmpunordpd %xmm3, %xmm1
; SSE2-NEXT: andpd %xmm1, %xmm3
; SSE2-NEXT: andnpd %xmm0, %xmm1
; SSE2-NEXT: orpd %xmm3, %xmm1
; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,2,3]
; SSE2-NEXT: movq %xmm1, %rax
; SSE2-NEXT: testq %rax, %rax
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: js .LBB6_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: .LBB6_2:
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: cmpunordsd %xmm3, %xmm0
; SSE2-NEXT: movapd %xmm0, %xmm4
; SSE2-NEXT: andpd %xmm3, %xmm4
; SSE2-NEXT: js .LBB6_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movdqa %xmm1, %xmm2
; SSE2-NEXT: .LBB6_4:
; SSE2-NEXT: maxsd %xmm2, %xmm3
; SSE2-NEXT: andnpd %xmm3, %xmm0
; SSE2-NEXT: orpd %xmm4, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v4f64:
; SSE41: # %bb.0:
; SSE41-NEXT: movapd %xmm0, %xmm3
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
; SSE41-NEXT: blendvpd %xmm0, %xmm0, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: maxpd %xmm3, %xmm2
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: cmpunordpd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
; SSE41-NEXT: movapd %xmm2, %xmm1
; SSE41-NEXT: unpckhpd {{.*#+}} xmm1 = xmm1[1],xmm2[1]
; SSE41-NEXT: movq %xmm2, %rax
; SSE41-NEXT: testq %rax, %rax
; SSE41-NEXT: movapd %xmm2, %xmm3
; SSE41-NEXT: js .LBB6_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movapd %xmm1, %xmm3
; SSE41-NEXT: .LBB6_2:
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: cmpunordsd %xmm3, %xmm0
; SSE41-NEXT: movapd %xmm0, %xmm4
; SSE41-NEXT: andpd %xmm3, %xmm4
; SSE41-NEXT: js .LBB6_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movapd %xmm2, %xmm1
; SSE41-NEXT: .LBB6_4:
; SSE41-NEXT: maxsd %xmm1, %xmm3
; SSE41-NEXT: andnpd %xmm3, %xmm0
; SSE41-NEXT: orpd %xmm4, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v4f64:
; AVX: # %bb.0:
; AVX-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm1
; AVX-NEXT: vshufpd {{.*#+}} xmm0 = xmm1[1,0]
; AVX-NEXT: vmovq %xmm1, %rax
; AVX-NEXT: testq %rax, %rax
; AVX-NEXT: js .LBB6_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovapd %xmm1, %xmm2
; AVX-NEXT: jmp .LBB6_3
; AVX-NEXT: .LBB6_1:
; AVX-NEXT: vmovapd %xmm0, %xmm2
; AVX-NEXT: vmovapd %xmm1, %xmm0
; AVX-NEXT: .LBB6_3:
; AVX-NEXT: vmaxsd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordsd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vzeroupper
; AVX-NEXT: retq
;
; AVX512BW-LABEL: test_v4f64:
; AVX512BW: # %bb.0:
; AVX512BW-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX512BW-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512BW-NEXT: vmovq %xmm0, %rax
; AVX512BW-NEXT: testq %rax, %rax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vmovapd %xmm0, %xmm2
; AVX512BW-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512BW-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vzeroupper
; AVX512BW-NEXT: retq
;
; AVX512VL-LABEL: test_v4f64:
; AVX512VL: # %bb.0:
; AVX512VL-NEXT: vpxor %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtq %xmm0, %xmm1, %k1
; AVX512VL-NEXT: vextracti128 $1, %ymm0, %xmm1
; AVX512VL-NEXT: vblendmpd %xmm1, %xmm0, %xmm2 {%k1}
; AVX512VL-NEXT: vmovapd %xmm0, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxpd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordpd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovapd %xmm1, %xmm0 {%k1}
; AVX512VL-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512VL-NEXT: vmovq %xmm0, %rax
; AVX512VL-NEXT: testq %rax, %rax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vmovapd %xmm0, %xmm2
; AVX512VL-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vzeroupper
; AVX512VL-NEXT: retq
%1 = call double @llvm.vector.reduce.fmaximum.v4f64(<4 x double> %a0)
ret double %1
}
define double @test_v8f64(<8 x double> %a0) {
; SSE2-LABEL: test_v8f64:
; SSE2: # %bb.0:
; SSE2-NEXT: movaps %xmm0, %xmm5
; SSE2-NEXT: shufps {{.*#+}} xmm5 = xmm5[1,1],xmm0[3,3]
; SSE2-NEXT: pxor %xmm4, %xmm4
; SSE2-NEXT: pxor %xmm6, %xmm6
; SSE2-NEXT: pcmpgtd %xmm5, %xmm6
; SSE2-NEXT: movdqa %xmm6, %xmm5
; SSE2-NEXT: pandn %xmm0, %xmm5
; SSE2-NEXT: movdqa %xmm6, %xmm7
; SSE2-NEXT: pandn %xmm2, %xmm7
; SSE2-NEXT: pand %xmm6, %xmm2
; SSE2-NEXT: por %xmm5, %xmm2
; SSE2-NEXT: pand %xmm0, %xmm6
; SSE2-NEXT: por %xmm7, %xmm6
; SSE2-NEXT: movdqa %xmm6, %xmm0
; SSE2-NEXT: maxpd %xmm2, %xmm0
; SSE2-NEXT: movdqa %xmm6, %xmm2
; SSE2-NEXT: cmpunordpd %xmm6, %xmm2
; SSE2-NEXT: andpd %xmm2, %xmm6
; SSE2-NEXT: andnpd %xmm0, %xmm2
; SSE2-NEXT: orpd %xmm6, %xmm2
; SSE2-NEXT: pshufd {{.*#+}} xmm5 = xmm2[1,1,3,3]
; SSE2-NEXT: xorpd %xmm0, %xmm0
; SSE2-NEXT: pcmpgtd %xmm5, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm5
; SSE2-NEXT: pandn %xmm2, %xmm5
; SSE2-NEXT: movaps %xmm1, %xmm6
; SSE2-NEXT: shufps {{.*#+}} xmm6 = xmm6[1,1],xmm1[3,3]
; SSE2-NEXT: pcmpgtd %xmm6, %xmm4
; SSE2-NEXT: movdqa %xmm4, %xmm6
; SSE2-NEXT: pandn %xmm1, %xmm6
; SSE2-NEXT: movdqa %xmm4, %xmm7
; SSE2-NEXT: pandn %xmm3, %xmm7
; SSE2-NEXT: pand %xmm4, %xmm3
; SSE2-NEXT: por %xmm6, %xmm3
; SSE2-NEXT: pand %xmm1, %xmm4
; SSE2-NEXT: por %xmm7, %xmm4
; SSE2-NEXT: movdqa %xmm4, %xmm1
; SSE2-NEXT: maxpd %xmm3, %xmm1
; SSE2-NEXT: movdqa %xmm4, %xmm3
; SSE2-NEXT: cmpunordpd %xmm4, %xmm3
; SSE2-NEXT: andpd %xmm3, %xmm4
; SSE2-NEXT: andnpd %xmm1, %xmm3
; SSE2-NEXT: orpd %xmm4, %xmm3
; SSE2-NEXT: movdqa %xmm0, %xmm1
; SSE2-NEXT: pandn %xmm3, %xmm1
; SSE2-NEXT: pand %xmm0, %xmm3
; SSE2-NEXT: por %xmm5, %xmm3
; SSE2-NEXT: pand %xmm2, %xmm0
; SSE2-NEXT: por %xmm1, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: maxpd %xmm3, %xmm2
; SSE2-NEXT: movdqa %xmm0, %xmm1
; SSE2-NEXT: cmpunordpd %xmm0, %xmm1
; SSE2-NEXT: andpd %xmm1, %xmm0
; SSE2-NEXT: andnpd %xmm2, %xmm1
; SSE2-NEXT: orpd %xmm0, %xmm1
; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,2,3]
; SSE2-NEXT: movq %xmm1, %rax
; SSE2-NEXT: testq %rax, %rax
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: js .LBB7_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: .LBB7_2:
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: cmpunordsd %xmm3, %xmm0
; SSE2-NEXT: movapd %xmm0, %xmm4
; SSE2-NEXT: andpd %xmm3, %xmm4
; SSE2-NEXT: js .LBB7_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movdqa %xmm1, %xmm2
; SSE2-NEXT: .LBB7_4:
; SSE2-NEXT: maxsd %xmm2, %xmm3
; SSE2-NEXT: andnpd %xmm3, %xmm0
; SSE2-NEXT: orpd %xmm4, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v8f64:
; SSE41: # %bb.0:
; SSE41-NEXT: movapd %xmm0, %xmm4
; SSE41-NEXT: movapd %xmm1, %xmm6
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm6
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
; SSE41-NEXT: movapd %xmm3, %xmm5
; SSE41-NEXT: maxpd %xmm6, %xmm5
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: cmpunordpd %xmm3, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm5
; SSE41-NEXT: movapd %xmm4, %xmm3
; SSE41-NEXT: movapd %xmm4, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm3
; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm2
; SSE41-NEXT: movapd %xmm2, %xmm1
; SSE41-NEXT: maxpd %xmm3, %xmm1
; SSE41-NEXT: movapd %xmm2, %xmm0
; SSE41-NEXT: cmpunordpd %xmm2, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm2
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm5
; SSE41-NEXT: movapd %xmm5, %xmm1
; SSE41-NEXT: maxpd %xmm2, %xmm1
; SSE41-NEXT: movapd %xmm5, %xmm0
; SSE41-NEXT: cmpunordpd %xmm5, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: unpckhpd {{.*#+}} xmm2 = xmm2[1],xmm1[1]
; SSE41-NEXT: movq %xmm1, %rax
; SSE41-NEXT: testq %rax, %rax
; SSE41-NEXT: movapd %xmm1, %xmm3
; SSE41-NEXT: js .LBB7_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movapd %xmm2, %xmm3
; SSE41-NEXT: .LBB7_2:
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: cmpunordsd %xmm3, %xmm0
; SSE41-NEXT: movapd %xmm0, %xmm4
; SSE41-NEXT: andpd %xmm3, %xmm4
; SSE41-NEXT: js .LBB7_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: .LBB7_4:
; SSE41-NEXT: maxsd %xmm2, %xmm3
; SSE41-NEXT: andnpd %xmm3, %xmm0
; SSE41-NEXT: orpd %xmm4, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v8f64:
; AVX: # %bb.0:
; AVX-NEXT: vblendvpd %ymm0, %ymm1, %ymm0, %ymm2
; AVX-NEXT: vblendvpd %ymm0, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vmaxpd %ymm2, %ymm0, %ymm1
; AVX-NEXT: vcmpunordpd %ymm0, %ymm0, %ymm2
; AVX-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm1
; AVX-NEXT: vshufpd {{.*#+}} xmm0 = xmm1[1,0]
; AVX-NEXT: vmovq %xmm1, %rax
; AVX-NEXT: testq %rax, %rax
; AVX-NEXT: js .LBB7_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovapd %xmm1, %xmm2
; AVX-NEXT: jmp .LBB7_3
; AVX-NEXT: .LBB7_1:
; AVX-NEXT: vmovapd %xmm0, %xmm2
; AVX-NEXT: vmovapd %xmm1, %xmm0
; AVX-NEXT: .LBB7_3:
; AVX-NEXT: vmaxsd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordsd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vzeroupper
; AVX-NEXT: retq
;
; AVX512BW-LABEL: test_v8f64:
; AVX512BW: # %bb.0:
; AVX512BW-NEXT: vextractf64x4 $1, %zmm0, %ymm1
; AVX512BW-NEXT: vblendvpd %ymm0, %ymm1, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvpd %ymm0, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vmaxpd %ymm2, %ymm0, %ymm1
; AVX512BW-NEXT: vcmpunordpd %ymm0, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX512BW-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512BW-NEXT: vmovq %xmm0, %rax
; AVX512BW-NEXT: testq %rax, %rax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vmovapd %xmm0, %xmm2
; AVX512BW-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512BW-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vzeroupper
; AVX512BW-NEXT: retq
;
; AVX512VL-LABEL: test_v8f64:
; AVX512VL: # %bb.0:
; AVX512VL-NEXT: vpxor %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtq %ymm0, %ymm1, %k1
; AVX512VL-NEXT: vextracti64x4 $1, %zmm0, %ymm1
; AVX512VL-NEXT: vblendmpd %ymm1, %ymm0, %ymm2 {%k1}
; AVX512VL-NEXT: vmovapd %ymm0, %ymm1 {%k1}
; AVX512VL-NEXT: vmaxpd %ymm2, %ymm1, %ymm0
; AVX512VL-NEXT: vcmpunordpd %ymm1, %ymm1, %k1
; AVX512VL-NEXT: vmovapd %ymm1, %ymm0 {%k1}
; AVX512VL-NEXT: vxorpd %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtq %xmm0, %xmm1, %k1
; AVX512VL-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512VL-NEXT: vblendmpd %xmm1, %xmm0, %xmm2 {%k1}
; AVX512VL-NEXT: vmovapd %xmm0, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxpd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordpd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovapd %xmm1, %xmm0 {%k1}
; AVX512VL-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512VL-NEXT: vmovq %xmm0, %rax
; AVX512VL-NEXT: testq %rax, %rax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vmovapd %xmm0, %xmm2
; AVX512VL-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vzeroupper
; AVX512VL-NEXT: retq
%1 = call double @llvm.vector.reduce.fmaximum.v8f64(<8 x double> %a0)
ret double %1
}
define double @test_v16f64(<16 x double> %a0) {
; SSE2-LABEL: test_v16f64:
; SSE2: # %bb.0:
; SSE2-NEXT: movaps %xmm0, %xmm9
; SSE2-NEXT: shufps {{.*#+}} xmm9 = xmm9[1,1],xmm0[3,3]
; SSE2-NEXT: pxor %xmm8, %xmm8
; SSE2-NEXT: pxor %xmm10, %xmm10
; SSE2-NEXT: pcmpgtd %xmm9, %xmm10
; SSE2-NEXT: movdqa %xmm10, %xmm9
; SSE2-NEXT: pandn %xmm0, %xmm9
; SSE2-NEXT: movdqa %xmm10, %xmm11
; SSE2-NEXT: pandn %xmm4, %xmm11
; SSE2-NEXT: pand %xmm10, %xmm4
; SSE2-NEXT: por %xmm9, %xmm4
; SSE2-NEXT: pand %xmm0, %xmm10
; SSE2-NEXT: por %xmm11, %xmm10
; SSE2-NEXT: movdqa %xmm10, %xmm0
; SSE2-NEXT: maxpd %xmm4, %xmm0
; SSE2-NEXT: movdqa %xmm10, %xmm4
; SSE2-NEXT: cmpunordpd %xmm10, %xmm4
; SSE2-NEXT: andpd %xmm4, %xmm10
; SSE2-NEXT: andnpd %xmm0, %xmm4
; SSE2-NEXT: orpd %xmm10, %xmm4
; SSE2-NEXT: pshufd {{.*#+}} xmm9 = xmm4[1,1,3,3]
; SSE2-NEXT: xorpd %xmm0, %xmm0
; SSE2-NEXT: pcmpgtd %xmm9, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm9
; SSE2-NEXT: pandn %xmm4, %xmm9
; SSE2-NEXT: movaps %xmm2, %xmm10
; SSE2-NEXT: shufps {{.*#+}} xmm10 = xmm10[1,1],xmm2[3,3]
; SSE2-NEXT: pxor %xmm11, %xmm11
; SSE2-NEXT: pcmpgtd %xmm10, %xmm11
; SSE2-NEXT: movdqa %xmm11, %xmm10
; SSE2-NEXT: pandn %xmm2, %xmm10
; SSE2-NEXT: movdqa %xmm11, %xmm12
; SSE2-NEXT: pandn %xmm6, %xmm12
; SSE2-NEXT: pand %xmm11, %xmm6
; SSE2-NEXT: por %xmm10, %xmm6
; SSE2-NEXT: pand %xmm2, %xmm11
; SSE2-NEXT: por %xmm12, %xmm11
; SSE2-NEXT: movdqa %xmm11, %xmm2
; SSE2-NEXT: maxpd %xmm6, %xmm2
; SSE2-NEXT: movdqa %xmm11, %xmm6
; SSE2-NEXT: cmpunordpd %xmm11, %xmm6
; SSE2-NEXT: andpd %xmm6, %xmm11
; SSE2-NEXT: andnpd %xmm2, %xmm6
; SSE2-NEXT: orpd %xmm11, %xmm6
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: pandn %xmm6, %xmm2
; SSE2-NEXT: pand %xmm0, %xmm6
; SSE2-NEXT: por %xmm9, %xmm6
; SSE2-NEXT: pand %xmm4, %xmm0
; SSE2-NEXT: por %xmm2, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm4
; SSE2-NEXT: maxpd %xmm6, %xmm4
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: cmpunordpd %xmm0, %xmm2
; SSE2-NEXT: andpd %xmm2, %xmm0
; SSE2-NEXT: andnpd %xmm4, %xmm2
; SSE2-NEXT: orpd %xmm0, %xmm2
; SSE2-NEXT: pshufd {{.*#+}} xmm4 = xmm2[1,1,3,3]
; SSE2-NEXT: xorpd %xmm0, %xmm0
; SSE2-NEXT: pcmpgtd %xmm4, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm4
; SSE2-NEXT: pandn %xmm2, %xmm4
; SSE2-NEXT: movaps %xmm1, %xmm6
; SSE2-NEXT: shufps {{.*#+}} xmm6 = xmm6[1,1],xmm1[3,3]
; SSE2-NEXT: pxor %xmm9, %xmm9
; SSE2-NEXT: pcmpgtd %xmm6, %xmm9
; SSE2-NEXT: movdqa %xmm9, %xmm6
; SSE2-NEXT: pandn %xmm1, %xmm6
; SSE2-NEXT: movdqa %xmm9, %xmm10
; SSE2-NEXT: pandn %xmm5, %xmm10
; SSE2-NEXT: pand %xmm9, %xmm5
; SSE2-NEXT: por %xmm6, %xmm5
; SSE2-NEXT: pand %xmm1, %xmm9
; SSE2-NEXT: por %xmm10, %xmm9
; SSE2-NEXT: movdqa %xmm9, %xmm1
; SSE2-NEXT: maxpd %xmm5, %xmm1
; SSE2-NEXT: movdqa %xmm9, %xmm5
; SSE2-NEXT: cmpunordpd %xmm9, %xmm5
; SSE2-NEXT: andpd %xmm5, %xmm9
; SSE2-NEXT: andnpd %xmm1, %xmm5
; SSE2-NEXT: orpd %xmm9, %xmm5
; SSE2-NEXT: pshufd {{.*#+}} xmm6 = xmm5[1,1,3,3]
; SSE2-NEXT: xorpd %xmm1, %xmm1
; SSE2-NEXT: pcmpgtd %xmm6, %xmm1
; SSE2-NEXT: movdqa %xmm1, %xmm6
; SSE2-NEXT: pandn %xmm5, %xmm6
; SSE2-NEXT: movaps %xmm3, %xmm9
; SSE2-NEXT: shufps {{.*#+}} xmm9 = xmm9[1,1],xmm3[3,3]
; SSE2-NEXT: pcmpgtd %xmm9, %xmm8
; SSE2-NEXT: movdqa %xmm8, %xmm9
; SSE2-NEXT: pandn %xmm3, %xmm9
; SSE2-NEXT: movdqa %xmm8, %xmm10
; SSE2-NEXT: pandn %xmm7, %xmm10
; SSE2-NEXT: pand %xmm8, %xmm7
; SSE2-NEXT: por %xmm9, %xmm7
; SSE2-NEXT: pand %xmm3, %xmm8
; SSE2-NEXT: por %xmm10, %xmm8
; SSE2-NEXT: movdqa %xmm8, %xmm3
; SSE2-NEXT: maxpd %xmm7, %xmm3
; SSE2-NEXT: movdqa %xmm8, %xmm7
; SSE2-NEXT: cmpunordpd %xmm8, %xmm7
; SSE2-NEXT: andpd %xmm7, %xmm8
; SSE2-NEXT: andnpd %xmm3, %xmm7
; SSE2-NEXT: orpd %xmm8, %xmm7
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: pandn %xmm7, %xmm3
; SSE2-NEXT: pand %xmm1, %xmm7
; SSE2-NEXT: por %xmm6, %xmm7
; SSE2-NEXT: pand %xmm5, %xmm1
; SSE2-NEXT: por %xmm3, %xmm1
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: maxpd %xmm7, %xmm3
; SSE2-NEXT: movdqa %xmm1, %xmm5
; SSE2-NEXT: cmpunordpd %xmm1, %xmm5
; SSE2-NEXT: andpd %xmm5, %xmm1
; SSE2-NEXT: andnpd %xmm3, %xmm5
; SSE2-NEXT: orpd %xmm1, %xmm5
; SSE2-NEXT: movdqa %xmm0, %xmm1
; SSE2-NEXT: pandn %xmm5, %xmm1
; SSE2-NEXT: pand %xmm0, %xmm5
; SSE2-NEXT: por %xmm4, %xmm5
; SSE2-NEXT: pand %xmm2, %xmm0
; SSE2-NEXT: por %xmm1, %xmm0
; SSE2-NEXT: movdqa %xmm0, %xmm2
; SSE2-NEXT: maxpd %xmm5, %xmm2
; SSE2-NEXT: movdqa %xmm0, %xmm1
; SSE2-NEXT: cmpunordpd %xmm0, %xmm1
; SSE2-NEXT: andpd %xmm1, %xmm0
; SSE2-NEXT: andnpd %xmm2, %xmm1
; SSE2-NEXT: orpd %xmm0, %xmm1
; SSE2-NEXT: pshufd {{.*#+}} xmm2 = xmm1[2,3,2,3]
; SSE2-NEXT: movq %xmm1, %rax
; SSE2-NEXT: testq %rax, %rax
; SSE2-NEXT: movdqa %xmm1, %xmm3
; SSE2-NEXT: js .LBB8_2
; SSE2-NEXT: # %bb.1:
; SSE2-NEXT: movdqa %xmm2, %xmm3
; SSE2-NEXT: .LBB8_2:
; SSE2-NEXT: movdqa %xmm3, %xmm0
; SSE2-NEXT: cmpunordsd %xmm3, %xmm0
; SSE2-NEXT: movapd %xmm0, %xmm4
; SSE2-NEXT: andpd %xmm3, %xmm4
; SSE2-NEXT: js .LBB8_4
; SSE2-NEXT: # %bb.3:
; SSE2-NEXT: movdqa %xmm1, %xmm2
; SSE2-NEXT: .LBB8_4:
; SSE2-NEXT: maxsd %xmm2, %xmm3
; SSE2-NEXT: andnpd %xmm3, %xmm0
; SSE2-NEXT: orpd %xmm4, %xmm0
; SSE2-NEXT: retq
;
; SSE41-LABEL: test_v16f64:
; SSE41: # %bb.0:
; SSE41-NEXT: movapd %xmm1, %xmm8
; SSE41-NEXT: movapd %xmm0, %xmm1
; SSE41-NEXT: movapd %xmm3, %xmm10
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm7, %xmm10
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm7
; SSE41-NEXT: movapd %xmm7, %xmm9
; SSE41-NEXT: maxpd %xmm10, %xmm9
; SSE41-NEXT: movapd %xmm7, %xmm0
; SSE41-NEXT: cmpunordpd %xmm7, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm7, %xmm9
; SSE41-NEXT: movapd %xmm8, %xmm7
; SSE41-NEXT: movapd %xmm8, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm7
; SSE41-NEXT: blendvpd %xmm0, %xmm8, %xmm5
; SSE41-NEXT: movapd %xmm5, %xmm3
; SSE41-NEXT: maxpd %xmm7, %xmm3
; SSE41-NEXT: movapd %xmm5, %xmm0
; SSE41-NEXT: cmpunordpd %xmm5, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm5, %xmm3
; SSE41-NEXT: movapd %xmm3, %xmm5
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm9, %xmm5
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm9
; SSE41-NEXT: movapd %xmm9, %xmm3
; SSE41-NEXT: maxpd %xmm5, %xmm3
; SSE41-NEXT: movapd %xmm9, %xmm0
; SSE41-NEXT: cmpunordpd %xmm9, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm9, %xmm3
; SSE41-NEXT: movapd %xmm2, %xmm5
; SSE41-NEXT: movapd %xmm2, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm6, %xmm5
; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm6
; SSE41-NEXT: movapd %xmm6, %xmm2
; SSE41-NEXT: maxpd %xmm5, %xmm2
; SSE41-NEXT: movapd %xmm6, %xmm0
; SSE41-NEXT: cmpunordpd %xmm6, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm6, %xmm2
; SSE41-NEXT: movapd %xmm1, %xmm5
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm5
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm4
; SSE41-NEXT: movapd %xmm4, %xmm1
; SSE41-NEXT: maxpd %xmm5, %xmm1
; SSE41-NEXT: movapd %xmm4, %xmm0
; SSE41-NEXT: cmpunordpd %xmm4, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm4, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm4
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm4
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm2
; SSE41-NEXT: movapd %xmm2, %xmm1
; SSE41-NEXT: maxpd %xmm4, %xmm1
; SSE41-NEXT: movapd %xmm2, %xmm0
; SSE41-NEXT: cmpunordpd %xmm2, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm2, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: movapd %xmm1, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm2
; SSE41-NEXT: blendvpd %xmm0, %xmm1, %xmm3
; SSE41-NEXT: movapd %xmm3, %xmm1
; SSE41-NEXT: maxpd %xmm2, %xmm1
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: cmpunordpd %xmm3, %xmm0
; SSE41-NEXT: blendvpd %xmm0, %xmm3, %xmm1
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: unpckhpd {{.*#+}} xmm2 = xmm2[1],xmm1[1]
; SSE41-NEXT: movq %xmm1, %rax
; SSE41-NEXT: testq %rax, %rax
; SSE41-NEXT: movapd %xmm1, %xmm3
; SSE41-NEXT: js .LBB8_2
; SSE41-NEXT: # %bb.1:
; SSE41-NEXT: movapd %xmm2, %xmm3
; SSE41-NEXT: .LBB8_2:
; SSE41-NEXT: movapd %xmm3, %xmm0
; SSE41-NEXT: cmpunordsd %xmm3, %xmm0
; SSE41-NEXT: movapd %xmm0, %xmm4
; SSE41-NEXT: andpd %xmm3, %xmm4
; SSE41-NEXT: js .LBB8_4
; SSE41-NEXT: # %bb.3:
; SSE41-NEXT: movapd %xmm1, %xmm2
; SSE41-NEXT: .LBB8_4:
; SSE41-NEXT: maxsd %xmm2, %xmm3
; SSE41-NEXT: andnpd %xmm3, %xmm0
; SSE41-NEXT: orpd %xmm4, %xmm0
; SSE41-NEXT: retq
;
; AVX-LABEL: test_v16f64:
; AVX: # %bb.0:
; AVX-NEXT: vblendvpd %ymm1, %ymm3, %ymm1, %ymm4
; AVX-NEXT: vblendvpd %ymm1, %ymm1, %ymm3, %ymm1
; AVX-NEXT: vmaxpd %ymm4, %ymm1, %ymm3
; AVX-NEXT: vcmpunordpd %ymm1, %ymm1, %ymm4
; AVX-NEXT: vblendvpd %ymm4, %ymm1, %ymm3, %ymm1
; AVX-NEXT: vblendvpd %ymm0, %ymm2, %ymm0, %ymm3
; AVX-NEXT: vblendvpd %ymm0, %ymm0, %ymm2, %ymm0
; AVX-NEXT: vmaxpd %ymm3, %ymm0, %ymm2
; AVX-NEXT: vcmpunordpd %ymm0, %ymm0, %ymm3
; AVX-NEXT: vblendvpd %ymm3, %ymm0, %ymm2, %ymm0
; AVX-NEXT: vblendvpd %ymm0, %ymm1, %ymm0, %ymm2
; AVX-NEXT: vblendvpd %ymm0, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vmaxpd %ymm2, %ymm0, %ymm1
; AVX-NEXT: vcmpunordpd %ymm0, %ymm0, %ymm2
; AVX-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
; AVX-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm1
; AVX-NEXT: vshufpd {{.*#+}} xmm0 = xmm1[1,0]
; AVX-NEXT: vmovq %xmm1, %rax
; AVX-NEXT: testq %rax, %rax
; AVX-NEXT: js .LBB8_1
; AVX-NEXT: # %bb.2:
; AVX-NEXT: vmovapd %xmm1, %xmm2
; AVX-NEXT: jmp .LBB8_3
; AVX-NEXT: .LBB8_1:
; AVX-NEXT: vmovapd %xmm0, %xmm2
; AVX-NEXT: vmovapd %xmm1, %xmm0
; AVX-NEXT: .LBB8_3:
; AVX-NEXT: vmaxsd %xmm2, %xmm0, %xmm1
; AVX-NEXT: vcmpunordsd %xmm0, %xmm0, %xmm2
; AVX-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX-NEXT: vzeroupper
; AVX-NEXT: retq
;
; AVX512BW-LABEL: test_v16f64:
; AVX512BW: # %bb.0:
; AVX512BW-NEXT: vpxor %xmm2, %xmm2, %xmm2
; AVX512BW-NEXT: vpcmpgtq %zmm0, %zmm2, %k1
; AVX512BW-NEXT: vblendmpd %zmm1, %zmm0, %zmm2 {%k1}
; AVX512BW-NEXT: vmovapd %zmm0, %zmm1 {%k1}
; AVX512BW-NEXT: vmaxpd %zmm2, %zmm1, %zmm0
; AVX512BW-NEXT: vcmpunordpd %zmm1, %zmm1, %k1
; AVX512BW-NEXT: vmovapd %zmm1, %zmm0 {%k1}
; AVX512BW-NEXT: vextractf64x4 $1, %zmm0, %ymm1
; AVX512BW-NEXT: vblendvpd %ymm0, %ymm1, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvpd %ymm0, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vmaxpd %ymm2, %ymm0, %ymm1
; AVX512BW-NEXT: vcmpunordpd %ymm0, %ymm0, %ymm2
; AVX512BW-NEXT: vblendvpd %ymm2, %ymm0, %ymm1, %ymm0
; AVX512BW-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm1, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm0, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vmaxpd %xmm2, %xmm0, %xmm1
; AVX512BW-NEXT: vcmpunordpd %xmm0, %xmm0, %xmm2
; AVX512BW-NEXT: vblendvpd %xmm2, %xmm0, %xmm1, %xmm0
; AVX512BW-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512BW-NEXT: vmovq %xmm0, %rax
; AVX512BW-NEXT: testq %rax, %rax
; AVX512BW-NEXT: sets %al
; AVX512BW-NEXT: kmovd %eax, %k1
; AVX512BW-NEXT: vmovapd %xmm0, %xmm2
; AVX512BW-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512BW-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512BW-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512BW-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512BW-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512BW-NEXT: vzeroupper
; AVX512BW-NEXT: retq
;
; AVX512VL-LABEL: test_v16f64:
; AVX512VL: # %bb.0:
; AVX512VL-NEXT: vpxor %xmm2, %xmm2, %xmm2
; AVX512VL-NEXT: vpcmpgtq %zmm0, %zmm2, %k1
; AVX512VL-NEXT: vblendmpd %zmm1, %zmm0, %zmm2 {%k1}
; AVX512VL-NEXT: vmovapd %zmm0, %zmm1 {%k1}
; AVX512VL-NEXT: vmaxpd %zmm2, %zmm1, %zmm0
; AVX512VL-NEXT: vcmpunordpd %zmm1, %zmm1, %k1
; AVX512VL-NEXT: vmovapd %zmm1, %zmm0 {%k1}
; AVX512VL-NEXT: vxorpd %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtq %ymm0, %ymm1, %k1
; AVX512VL-NEXT: vextractf64x4 $1, %zmm0, %ymm1
; AVX512VL-NEXT: vblendmpd %ymm1, %ymm0, %ymm2 {%k1}
; AVX512VL-NEXT: vmovapd %ymm0, %ymm1 {%k1}
; AVX512VL-NEXT: vmaxpd %ymm2, %ymm1, %ymm0
; AVX512VL-NEXT: vcmpunordpd %ymm1, %ymm1, %k1
; AVX512VL-NEXT: vmovapd %ymm1, %ymm0 {%k1}
; AVX512VL-NEXT: vxorpd %xmm1, %xmm1, %xmm1
; AVX512VL-NEXT: vpcmpgtq %xmm0, %xmm1, %k1
; AVX512VL-NEXT: vextractf128 $1, %ymm0, %xmm1
; AVX512VL-NEXT: vblendmpd %xmm1, %xmm0, %xmm2 {%k1}
; AVX512VL-NEXT: vmovapd %xmm0, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxpd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordpd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovapd %xmm1, %xmm0 {%k1}
; AVX512VL-NEXT: vshufpd {{.*#+}} xmm1 = xmm0[1,0]
; AVX512VL-NEXT: vmovq %xmm0, %rax
; AVX512VL-NEXT: testq %rax, %rax
; AVX512VL-NEXT: sets %al
; AVX512VL-NEXT: kmovd %eax, %k1
; AVX512VL-NEXT: vmovapd %xmm0, %xmm2
; AVX512VL-NEXT: vmovsd %xmm1, %xmm2, %xmm2 {%k1}
; AVX512VL-NEXT: vmovsd %xmm0, %xmm1, %xmm1 {%k1}
; AVX512VL-NEXT: vmaxsd %xmm2, %xmm1, %xmm0
; AVX512VL-NEXT: vcmpunordsd %xmm1, %xmm1, %k1
; AVX512VL-NEXT: vmovsd %xmm1, %xmm0, %xmm0 {%k1}
; AVX512VL-NEXT: vzeroupper
; AVX512VL-NEXT: retq
%1 = call double @llvm.vector.reduce.fmaximum.v16f64(<16 x double> %a0)
ret double %1
}
declare float @llvm.vector.reduce.fmaximum.v1f32(<1 x float>)
declare float @llvm.vector.reduce.fmaximum.v2f32(<2 x float>)
declare float @llvm.vector.reduce.fmaximum.v3f32(<3 x float>)
declare float @llvm.vector.reduce.fmaximum.v4f32(<4 x float>)
declare float @llvm.vector.reduce.fmaximum.v8f32(<8 x float>)
declare float @llvm.vector.reduce.fmaximum.v16f32(<16 x float>)
declare double @llvm.vector.reduce.fmaximum.v2f64(<2 x double>)
declare double @llvm.vector.reduce.fmaximum.v4f64(<4 x double>)
declare double @llvm.vector.reduce.fmaximum.v8f64(<8 x double>)
declare double @llvm.vector.reduce.fmaximum.v16f64(<16 x double>)